## CIRCUTTOS ELECTRÓNICOS DIGITALES (CED-ISW)

PARTE 1: Descripción de funciones combinacionales con Verilag

PARTE 2: Implementación de circuitos combinacionales en FPGA con 141/ADO

## Objetivos de la práctica

- Immediacción al enformo de diseño lógico XilmX Vivado 2021, con sus funciones básicas
- Específicación de circunos combinacionales báxicos en Verilog
- Simulación lógica de circunos combinacionales
- Implementación en un dispositivo programable FPGA

## Material:

- Ordenador con XifinX Vivado 2021 instalado y placa de entrenamiento de FPGA Basya3
- Tutorial de Vivado 2021

## 1. ESTUDIO TEORICO (Debe presentarse antes de empezar la práctica)

a) Analice el circuito de la figura y obrenga su expresión algebraica y su mapa de Karnangh;



Figure 1

$$w_1: \overline{\alpha \cdot \alpha} = \overline{x}$$

$$w_2: \overline{w_1 \cdot c} \cdot \overline{w_1 + c} = \overline{a} + \overline{c} = \alpha \cdot \overline{c}$$

$$w_3: \overline{\alpha \cdot b} = \overline{\alpha} + \overline{b}$$

$$F = \overline{w_2 w_3} : \overline{w_1 + w_3} = \overline{\alpha + \overline{c}} + \overline{\alpha + \overline{b}} = \overline{a} \cdot \overline{c} + \overline{a} \cdot \overline{b} = \overline{a} \cdot \overline{c} + \overline{a} \cdot \overline{b}$$



Descripción de funciones combinacionales con Verilog

b) Considerando que todas las puertas introducen un retraso A, obtenga las formas de onda de w1, w3, w3 y f para la siguiente Mhación: h≈c≥l j a cambia según la figura de la signiente página:



Disoño un circuito "votador" o "mayoritario" de tres entradas (a,b,e). La salida f tomará el valor lógico que más se repita en sus entradas.

